Jumat, 07 Juli 2023

Laporan Akhir 1

 PERCOBAAN 1

[KEMBALI KE MENU SEBELUMNYA]


1. Jurnal [kembali]

Berikut adalah data jurnal yang kami dapat dari praktikum modul 4 percobaan 1

2. Alat dan Bahan [kembali]

a. Panel DL 2203C
b. Panel DL 2203D
c. Panel DL 2203S
d. Jumper


3. Rangkaian Simulasi
 
[kembali]

4. Prinsip Kerja Rangkaian [kembali]

Pada percobaan 1 memiliki prinsip kerja sebagai berikut:

Pada rangkaian ini digunakan 4 D flip flop yang dihubungkan ke seven segmen common katoda dan LED sebagai penanda dari adanya arus yang mengalir pada rangkaian. Seperti yang kita ketahui bahwa D flip flop dipengaruhi oleh inputan clock, maka ketika clock berlogika 1 dan D flip flop juga diberi logika 1 maka rangkaian akan langsung menampilkan outputnya dimana ini dapat dilihat pada lampu LED dan seven segmen katoda. Untuk D flip flop yang kedua harus menunggu output dari D flip flop yang pertama dimana output dari Q' , sedangkan flip flop kedua menerima masukan dari output flip flop pertama dan begitu juga untuk FF3 dan FF4. Sehingga untuk rangkaian ini bisa disebut asynchronous.


Rangkaian percobaan ini juga merupakan jenis shift register SISO (Serial In Serial Out) SISO dimana untuk SISO sendiri merupakan jenis shift register yang memiliki 1 input dan 1 output. Pada rangkaian ini bisa dilihat bahwa tiap FF memiliki 1 input dan 1 output sehingga 4 buah D flip flop dengan outputnya 4 bit. pada SISO ini data masuk dan keluar dari shift register dikontrol dari clock.

5. Video Simulasi
 [kembali]

6. Analisa [kembali]

1. Analisa output yang dihasilkan tiap-tiap kondisi
jawab : 
- Kondisi 1
Berdasarkan percobaan yang telah dilakukan pada percobaan kondisi dimana untuk B3 sampai B6 diberi inputan 0, B0 dan B2 diberikan inputan 1, dan B1 diberi inputan X (dont care). maka didapatkan output yang mengalami pergeseran. Dimana output pertama akan menjadi inputan pada flip-flop kedua dan begitu untuk flip-flop 3 dan 4. Pada percobaan dengan modul De Lorenzo dapat kita ketahui bahwa kondisi 1 ini merupakan SISO (Serial In Serial Out) dimana data masuk dan data keluarnya akan bergeser satu persatu.
- Kondisi 2
Berdasarkan percobaan yang telah dilakukan pada percobaan kondisi dimana untuk B3 sampai B6 diberi inputan 0, B1 diberikan inputan X, dan B0 diberi inputan 1 dan B2 kondisi fall time. Pada percobaan dengan modul De Lorenzo dapat kita ketahui bahwa kondisi 2 ini merupakan SIPO (Serial In Parallel Out) dimana data masuk satu persatu dan data keluarnya akan keluar bersamaan.
- Kondisi 3
Berdasarkan percobaan yang telah dilakukan pada percobaan kondisi dimana untuk B3 sampai B6 diberi inputan X, B1 diberikan inputan 0, dan B0 dan B2 diberi inputan 1. Pada percobaan dengan modul De Lorenzo dapat kita ketahui bahwa kondisi 3 ini merupakan PISO (Parallel In Serial Out) dimana data masuk bersamaan dan data keluarnya akan keluar satu persatu atau bergantian.
- Kondisi 4
Berdasarkan percobaan yang telah dilakukan pada percobaan kondisi dimana untuk B3 sampai B6 diberi inputan X, B0 diberikan inputan 1, dan B0 dan B2 kondisi 0. Pada percobaan dengan modul De Lorenzo dapat kita ketahui bahwa kondisi 1 ini merupakan PIPO (Parallel In Parallel Out) dimana data masuk  dan data keluarnya akan bergeser bersamaan.

2. Jika gerbang AND pada rangkaian dihapus, sumber clock dihubungkan langsung ke flip-flop. Bandingkan output yang didapatkan.
Jawab :
Jika gerbang AND dihapus dan sumber clock dihubungkan langsung ke Flip Flop maka output yang dihasilkan akan sulit untuk ditentukan, suli ditentukan ini dalam konsep shift register dimana akan sulit mengelompokkan apakah inputnya Serial/Parallel begitu juga dengan outputnya. Hal ini disebabkan karena saat gerbang AND dihapus, maka clock dan outputnya akan tetap. Atau dengan kata lain gerbang AND ini berpengaruh pada output yang dihasilkan. Apabila gerbang AND dibari inputan 0, maka pada clock akan menghasilkan output berupa paralel out karena outputnya hanya 0 saja. Tetapi apabila gerbang AND diberi inputan 1, maka output yang dihasilkan berupa serial out, karena kemungkinan outputnya berubah-ubah bisa 1 ke 0 atau 0 ke 1. Jadi, gerbang AND berfungsi menentukan sifat dari outputnya sehingga data yang dihasilkan akurat.

7. Link Download [kembali]

simulasi rangkaian klik disini
Video simulasi klik disini
Datasheet IC 4027 klik disini
Datasheet Switch klik disini
Datasheet Logicprobe klik disini

Tidak ada komentar:

Posting Komentar

Entri yang Diunggulkan

UTS Soal 3

  [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4. Percobaan Percobaan a. Prose...